Análisis y diseño de un procesador RISC simple para adquisición y proceso de datos

dc.contributor
Oliver Malagelada, Joan,
dc.contributor.author
Gimbert Moreno, Javier
dc.contributor.author
Universitat Autònoma de Barcelona. Escola Tècnica Superior d'Enginyeria
dc.contributor.author
Universitat Autònoma de Barcelona. Escola d'Enginyeria
dc.date.issued
2007
dc.identifier
https://ddd.uab.cat/record/45621
dc.identifier
urn:oai:ddd.uab.cat:45621
dc.description.abstract
Aquest projecte té com a objectiu l'anàlisi de prestacions de processadors RISC de baix cost i el disseny d'un processador RISC simple per a aplicacions de propòsit general relacionades amb l'adquisició i el procés simple de dades. Com a resultat es presenta el processador SR3C de 32 bits i arquitectura RISC. Aquest processador s'ha descrit i simulat mitjançant el llenguatge de descripció de hardware VHDL i s'ha sintetitzat en una FPGA. El processador està preparat per poder utilitzar-se en SoCs reals gràcies al compliment de l'estàndard de busos Wishbone. A més també es pot utilitzar com plataforma educativa gràcies a l'essamblador i simulador desenvolupats.
dc.description.abstract
Este proyecto tiene como objetivo el análisis de prestaciones de procesadores RISC debajo coste y el diseño de un procesador RISC simple para aplicaciones de propósito general relacionadas con la adquisición y el proceso simple de datos. Como resultado se presenta el procesador SR3C de 32 bits y arquitectura RISC. Dicho procesador se ha descrito y simulado mediante el lenguaje de descripción de hardware VHDL y se ha sintetizado en una FPGA. El procesador está preparado para poder utilizarse en SoCs reales gracias al cumplimiento del estándar de buses Wishbone. Además también se puede utilizar como plataforma educativa gracias al ensamblador y simulador desarrollados.
dc.description.abstract
The objective of this project is to analyze the efficiency of the low cost RISC processors, and realize the design of a simple RISC processor which is related with the general adquisition and the simple data process. This project presents the RISC architecture of the 32 bits SR3C processor. This processor has been described, simulated and synthesizdin a FPGA by VHDL language. Thanks to the compliment of the Wishbone bus standard, this processor can be used in real SoCs.In addition it also can be used like education platform thanks to the developed software of assemblerand simulator.
dc.format
application/pdf
dc.language
spa
dc.publisher
dc.relation
Escola d'Enginyeria. Projectes i treballs de final de carrera. Enginyeria Informàtica ;
dc.rights
open access
dc.rights
Aquest document està subjecte a una llicència d'ús Creative Commons. Es permet la reproducció total o parcial, la distribució, i la comunicació pública de l'obra, sempre que no sigui amb finalitats comercials, i sempre que es reconegui l'autoria de l'obra original. No es permet la creació d'obres derivades.
dc.rights
https://creativecommons.org/licenses/by-nc-nd/2.5/
dc.subject
Microprocessadors RISC Disseny
dc.title
Análisis y diseño de un procesador RISC simple para adquisición y proceso de datos
dc.type
Treball final de grau


Files in this item

FilesSizeFormatView

There are no files associated with this item.

This item appears in the following Collection(s)